Vivado Design Suite 的高級工具和技術(shù)培訓(xùn)
Advanced Tools and Techniques of the Vivado Design Suite |
培訓(xùn)特點(diǎn) |
個(gè)性化、顧問式培訓(xùn),互動(dòng)式授課,針對實(shí)際需求,項(xiàng)目案例教學(xué),實(shí)戰(zhàn)項(xiàng)目演示,超級精品小班。 |
培訓(xùn)講師 |
華為,中科院,上海貝爾,中興,Xilinx,Intel英特爾,TI德州儀器,NI公司,Cadence公司,Synopsys,IBM,Altera,Oracle,synopsys,微軟,飛思卡爾,等大型公司高級工程師,項(xiàng)目經(jīng)理,技術(shù)支持專家,曙海教育集團(tuán),資深講師。
大多名牌大學(xué),碩士以上學(xué)歷,相關(guān)技術(shù)專業(yè),有豐富的理論素養(yǎng),十多年實(shí)際項(xiàng)目經(jīng)歷,開發(fā)過多個(gè)大型項(xiàng)目,熱情,樂于技術(shù)分享。針對客戶實(shí)際需求,案例教學(xué),邊講邊練,互動(dòng)式溝通,學(xué)有所獲。
更多師資力量信息請參見端海師資團(tuán)隊(duì),請點(diǎn)擊這兒查看。 |
培訓(xùn)報(bào)名與課程定制 |
如果您想學(xué)習(xí)本課程,請點(diǎn)擊這兒聯(lián)系報(bào)名老師。
如果您沒找到合適的課程或有特殊培訓(xùn)需求,請點(diǎn)擊這兒訂制培訓(xùn)。 |
班級規(guī)模及環(huán)境--熱線:4008699035 手機(jī):15921673576( 微信同號) |
每期人數(shù)限3到5人。 |
開課時(shí)間和上課地點(diǎn) |
上課地點(diǎn):【上海】:同濟(jì)大學(xué)(滬西)/新城金郡商務(wù)樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學(xué)成教院 【北京分部】:北京中山學(xué)院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領(lǐng)館區(qū)1號(中和大道) 【沈陽分部】:沈陽理工大學(xué)/六宅臻品 【鄭州分部】:鄭州大學(xué)/錦華大廈 【石家莊分部】:河北科技大學(xué)/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協(xié)同大廈
最近開課時(shí)間(周末班/連續(xù)班/晚班):Vivado Design Suite 的高級工具和技術(shù)培訓(xùn)
Advanced Tools and Techniques of the Vivado Design Suite開班時(shí)間:2020年3月16日 |
實(shí)驗(yàn)設(shè)備和授課方式 |
☆資深工程師授課
☆注重質(zhì)量
☆邊講邊練
☆合格學(xué)員免費(fèi)推薦工作
☆合格學(xué)員免費(fèi)頒發(fā)相關(guān)工程師等資格證書,提升您的職業(yè)資質(zhì)
專注高端培訓(xùn)15年,端海提供的證書得到本行業(yè)的廣泛認(rèn)可,學(xué)員的能力
得到大家的認(rèn)同,受到用人單位的廣泛贊譽(yù)。
★實(shí)驗(yàn)設(shè)備請點(diǎn)擊這兒查看★ |
最新優(yōu)惠 |
☆請咨詢客服。 |
質(zhì)量保障 |
1、培訓(xùn)過程中,如有部分內(nèi)容理解不透或消化不好,可免費(fèi)在以后培訓(xùn)班中重聽;
2、培訓(xùn)結(jié)束后,授課老師留給學(xué)員聯(lián)系方式,保障培訓(xùn)效果,免費(fèi)提供課后技術(shù)支持。
3、培訓(xùn)合格學(xué)員可享受免費(fèi)推薦就業(yè)機(jī)會(huì)。 |
課程大綱 |
|
|
Who Should Attend?
Engineers who seek advanced training in using Xilinx tools to improve FPGA performance and utilization while also increasing productivity
Course Outline
?1
- Review of the Vivado Design Suite Static Timing Analysis and Xilinx Design Constraints course
- Design Methodology
- Advanced Timing Analysis
- System-Synchronous I/O Constraints
- Source-Synchronous Constraints
- Lab 1:?Advanced I/O Timing
- Introduction to Pblocks
?2
- Floorplanning Techniques
- Lab 2:?Design Analysis and Floorplanning
- Project-Based and Non-Project Batch Design Flows
- Scripting Using the Project-Based and Non-Project Batch Flows
- Lab 3a:?Scripting in the Project-Based Flow
- Lab 3b:?Scripting in the Non-Project Batch Flow
- Appendix: HDL Coding Techniques
|